液晶显示频率计的设计
-
以单片机核心设计数字频率计进行频率自动测量并用12864液晶屏第行显示数字频率计第二行显示设计都姓名和学号第三行显示测量频率值(单位:HZ) 基本部分:数码管显示被测信号频率测频范围1HZ~500KHZ 发挥部分:扩大测频范围1HZ~1MHZ 求程序(C语言写... 以单片机核心设计数字频率计进行频率自动测量并用12864液晶屏第行显示数字频率计第二行显示设计都姓名和学号第三行显示测量频率值(单位:HZ) 基本部分:数码管显示被测信号频率测频范围1HZ~500KHZ 发挥部分:扩大测频范围1HZ~1MHZ 求程序(C语言写)和proteus原理图 展开
全部评论(0条)
热门问答
- 液晶显示频率计的设计
- 以单片机核心设计数字频率计进行频率自动测量并用12864液晶屏第行显示数字频率计第二行显示设计都姓名和学号第三行显示测量频率值(单位:HZ) 基本部分:数码管显示被测信号频率测频范围1HZ~500KHZ 发挥部分:扩大测频范围1HZ~1MHZ 求程序(C语言写... 以单片机核心设计数字频率计进行频率自动测量并用12864液晶屏第行显示数字频率计第二行显示设计都姓名和学号第三行显示测量频率值(单位:HZ) 基本部分:数码管显示被测信号频率测频范围1HZ~500KHZ 发挥部分:扩大测频范围1HZ~1MHZ 求程序(C语言写)和proteus原理图 展开
2018-11-13 14:56:03
352
0
- 频率计设计
- 频率计设计这个要怎么做,大神求指导
2018-06-05 11:59:47
244
1
- 基于51单片机用LCD1602液晶显示的频率计程序
- 求程序——————
2013-04-23 19:11:42
307
1
- 单片机频率计设计
- 在下想做个频率计用来检测NE555的频率,那请问输入端电路怎么弄,以及程序的测量怎么写?
2015-08-06 12:10:34
486
1
- 基于单片机的频率计设计
- 设计要求设计一个以单片机为核心的频率测量装置。使用AT89C51单片机的定时器/计数器的定时和计数功能,外部扩展6位LED数码管,要求累计每秒进入单片机的外部脉冲个数,用LED数码管显示出来。(1)被测频率fx<110Hz,采用测周法,显示频率×××. ×××;fx>1... 设计要求设计一个以单片机为核心的频率测量装置。使用AT89C51单片机的定时器/计数器的定时和计数功能,外部扩展6位LED数码管,要求累计每秒进入单片机的外部脉冲个数,用LED数码管显示出来。(1)被测频率fx<110Hz,采用测周法,显示频率×××. ×××;fx>110Hz,采用测频法,显示频率××××××。(2)利用键盘分段测量和自动分段测量。(3)完成单脉冲测量,输入脉冲宽度范围是100ms~0.1s。(4)显示脉冲宽度要求如下。Tx<1000ms,显示脉冲宽度×××。Tx>1000ms,显示脉冲宽度××××。 求大神给个程序,给个设计方,您之前给的失效了,谢谢大神 展开
2016-07-07 19:24:28
282
1
- 你有没有 基于51单片机用LCD1602液晶显示的频率计程序
2013-05-20 02:57:49
319
1
- multisim14设计简单频率计的问题
- 问题比较多,是数电初学者,请各位老师帮帮忙!谢谢了!请老师详细讲讲。洗耳恭听~~电路构造:右上是显示译码器和显示屏,右中下是锁存器和计数器,右下是整形待测信号,左面是计时和... 问题比较多,是数电初学者,请各位老师帮帮忙!谢谢了!请老师详细讲讲。洗耳恭听~~电路构造:右上是显示译码器和显示屏,右中下是锁存器和计数器,右下是整形待测信号,左面是计时和闸门电路。注:计时电路用的8hz方波由上方的555多谐振电路发出,锁存器使用74ls373,计数器用74ls90。问题如下:1.解释一下计时电路和闸门电路是如何控制右方计数和锁存的。(主要说一下为什么用数据选择器的Q0和Q9,而不是用Q0和Q7)2.在仿真的时候,不定时会出现错误,出现收敛助手。。。。。(将所有555定时器替换成相应频率信号发生器后,问题解决)但要求必须使用555定时器。怎么解决?3.得出的结果会比给定频率多1,下一计时周期时结果会变正确,然后就会不断跳动。为什么?怎么解决? 展开
2018-08-01 00:04:31
1004
2
- 自动转换量程频率计的设计
- 这个是我选的毕业论文题目 就这个 没有任何要求 老师现在催我交 也没给我什么资料 跪求广大高手用Quartus软件建立工程 文件 写出每个部分以及每个部分的源代码和作用 画出整体的模块以及每个模块的原理图 语言要求用Z新的那个Verilog HDL语言 ... 这个是我选的毕业论文题目 就这个 没有任何要求 老师现在催我交 也没给我什么资料 跪求广大高手用Quartus软件建立工程 文件 写出每个部分以及每个部分的源代码和作用 画出整体的模块以及每个模块的原理图 语言要求用Z新的那个Verilog HDL语言 因为我要写论文 这个题目正好是我们QURTUS老师带我们 所以语言和内容要求这个 其他进位什么就没说要求 估计4/6位就OK把 希望可以给出详细资料 有以前高手写过的论文Z好 跪求 QQ邮箱 254501635@qq.com 分数是小事 如果OK 在提高分数 求高手路过。。 展开
2011-02-13 21:43:10
383
2
- 基于FPGA 的简易频率计设计
- 基于FPGA 的简易频率计设计 利用FFT模块(点数512)对信号进行频谱分析,用SignalTap 显示频谱 设计程序找出频率值。
2015-11-21 07:30:29
425
1
- 简易频率计设计的课设
- 设计并制作一个能够测量正弦波信号频率的电路。具体要求如下: (1) 测频范围为 0~999Hz,精度为 1Hz; (2) 用数码管显示测频结果; (3) 设有超量程指示(信号频率≥1kHz 时)。
2015-11-27 07:28:39
371
2
- 帮忙设计一个简易频率计
2011-08-24 21:20:08
386
1
- 基于EDA的8位十进制频率计设计
2016-03-03 23:24:11
323
1
- 急求基于FPGA的频率计设计
- 要求:测量范围0.1HZ到50MHZ,测频精度万分之一,脉宽测试范围0.1s到1s,占空比精度1%到99%。(注:软件用的是quartus 2)。 各程序的作用介绍详细点(特别是上面几个要求的地方),我会加分的,当然能完成编译和仿真的,我会加的更多。可以百度附件发给我。Z... 要求:测量范围0.1HZ到50MHZ,测频精度万分之一,脉宽测试范围0.1s到1s,占空比精度1%到99%。(注:软件用的是quartus 2)。 各程序的作用介绍详细点(特别是上面几个要求的地方),我会加分的,当然能完成编译和仿真的,我会加的更多。可以百度附件发给我。Z后,谢谢。 展开
2013-12-09 05:14:34
351
2
- 用555定时器设计一个频率计
- 用555定时器实现 可以的话帮我写上汇编程序 还有PCB封装 实验的器件:555集成块 一块 10k欧姆电阻 一个 74ls90 2块 100uf 0.01uf的电容各一个 74ls00 一块 一个+5V电源, 译码显示器
2010-07-04 11:01:32
588
4
- 简易频率计设计(单片机课设)
- 可以测量正弦波和方波信号的频率 框图 输入信号--》整形处理--》控制器--》显示测量值 要求 1,能测量正弦波和方波10HZ-100KHZ 2,数码显示共三位,其中一位小数,自动换挡(00-999HZ)有一个灯亮,表示单位是HZ,0.00-99.99KHZ,另一个灯亮,表示单位是... 可以测量正弦波和方波信号的频率 框图 输入信号--》整形处理--》控制器--》显示测量值 要求 1,能测量正弦波和方波10HZ-100KHZ 2,数码显示共三位,其中一位小数,自动换挡(00-999HZ)有一个灯亮,表示单位是HZ,0.00-99.99KHZ,另一个灯亮,表示单位是KHZ 3,要有输入信号超范围的保护电路 发挥要求 1,能测量方波周期,并显示 2,能测量100mV的正弦波 有没有爱好者,救救急,对这破玩意一窍不通 有加分 展开
2012-05-31 06:48:10
284
2
- 用VHDL语言设计一个频率计
- 问题补充是: 用于测量1M Hz 以下数字脉冲信号的频率。闸门只有1S一档。测量结果在数码管上显示出来。不测信号脉宽,在实验台上完成调试。 (2)设计提示 ①频率计的基本工作原理如下:首先产生一系列准确闸门信号,例如1mS、0.1S和1S等,然后用这些闸门信号控... 问题补充是: 用于测量1M Hz 以下数字脉冲信号的频率。闸门只有1S一档。测量结果在数码管上显示出来。不测信号脉宽,在实验台上完成调试。 (2)设计提示 ①频率计的基本工作原理如下:首先产生一系列准确闸门信号,例如1mS、0.1S和1S等,然后用这些闸门信号控制一个计数器对被测脉冲进行计数,Z后将结果显示出来。如果闸门信号是1S,那么1S内计数的结果就是被测信号的频率。如果闸门信号是1mS,那么计数结果是被测信号频率的千分之一,或者说结果是以KHz为单位的频率值。 ②频率计中,Z原始的时基信号准确度一定要高。用实验台上的100KHz时钟信号作原始时基信号。 ③1S的闸门信号是由100KHz时钟经5次10分频后,再经2分频产生。这样产生的闸门信号脉宽是1S,占空比是50%。在2S的时间内,1S用于计数,1S用于显示结果。 ④用于被测信号计数的计数器应采用十进制。测得的结果可直接送实验台上的六个数码管显示。每次对被测信号计数前,计数器应被清零。 展开
2016-05-05 04:35:34
337
1
- 基于AT89S52单片机的简易频率计的设计
- 要求: (1)测量范围。幅度:0.5V~5V;频率1HZ~1MHZ。 (2)测试误差≤0.1%。 (3)用4位数码管显示,当频率变化时,能通过数码管及时的看到变化后的频率
2015-01-14 10:41:12
399
2
- 量程自动转换的数字式频率计的设计
- 量程自动转换的数字式频率计的设计 1.设计任务 设计一个3位十进制数字式频率计,其测量范围为1MHz。量程分10kHz,100kHz和 1MHz三档(Z大读数分别为9.99kHz,99.9kHz,999kHz)。 被测信号由信号发生器提供 量程自动转换规则如下: (1) 当读数大于... 量程自动转换的数字式频率计的设计 1.设计任务 设计一个3位十进制数字式频率计,其测量范围为1MHz。量程分10kHz,100kHz和 1MHz三档(Z大读数分别为9.99kHz,99.9kHz,999kHz)。 被测信号由信号发生器提供 量程自动转换规则如下: (1) 当读数大于999时,频率计处于超量程状态。此时显示器发出溢出指示(Z高位显示F,其余各位不显示数字),下一次测量时,量程自动增大一档。 (2) 读数小于000时 , 频率计处于欠量程状态。下次测量时,量程减小一档。 显示方式如下: (1) 用记忆显示方式,即计数过程中不显示数据,待计数过程结束后,显示计数结果,并将此显示结果保持到下一次计数结束。显示时间应不小于1秒。 (2)小数点位置随量程变更自动移位。 2. 设计提示 (1)脉冲信号的频率,是指在单位时间内所产生的脉冲个数。其表达式为 , f为被测信号频率,N为计数器所累计的个数,T为产生N个脉冲所需要的时间(即闸门通过N个脉冲开门的时间)。当T=1时, 。 (2) 测频原理如图 1所示,其中时基信号应为0.1s 、0.01s、和 0.001s (对应于10kHz、100kHz 、和1MHz量程)。 每次测量时,用由时基信号产生的闸门信号启动计数器对输入的脉冲信号计数,闸门信号结束即将计数结果送入锁存器,然后将计数器清零,准备下一次计数。 如被测波形不好,可以通过施密特电路进行整形。 展开
2007-03-06 21:12:29
399
1
- 基于FPGA的高精度DDS频率计的设计
- 课题要求是 基于FPGA设计输出100KHz到1MHz +/- 1KHz的正弦波频率, 1KHz步进,并用数模转换器差分电路等得到稳定的正弦波输出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通过数码管或LCD显示相关频率数据。 求各路大神指点迷津 有消息请... 课题要求是 基于FPGA设计输出100KHz到1MHz +/- 1KHz的正弦波频率, 1KHz步进,并用数模转换器差分电路等得到稳定的正弦波输出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通过数码管或LCD显示相关频率数据。 求各路大神指点迷津 有消息请联系我详谈 重谢! 展开
2015-04-22 13:25:59
298
1
- 设计要求:设计一个六位数的频率计,测量精度高于0.2%
2018-11-24 03:41:37
335
0
参与评论
登录后参与评论