全部评论(4条)
-
- 末日余生R 2011-08-25 00:00:00
- 楼上的,人家都说是AD之后了。测正弦信号的频率,你可以像频率计那样设计,在一段时间内侧两信号符号位的变化次数,以此来推算频率,观察时间越长,测得越准。
-
赞(4)
回复(0)
-
- xqtxws0806 2011-08-25 00:00:00
- 这个比较麻烦。比较专业的方式是根据数据求频率分布,然后取基频数据。反正FPGA计算FFT也比较方便。楼上的回答比较好。如果没有其他要求,我也是按照楼上的方法做。
-
赞(16)
回复(0)
-
- 富江视频 2011-08-25 00:00:00
- 正弦波Z好就是整形为方波之后才送到FPGA里面啊,FPGA认的是TTL CMOS电平的。你直接通正弦波肯定不认的,所有整形,移位肯定是要的。
-
赞(17)
回复(0)
-
- heliangdong123 2011-08-26 00:00:00
- 给你一个思路吧: 经AD转换后采出来的数据设定一个门限,比如Vpp=0-5V的正弦波,可以设置为2-3V(具体数字根据AD器件决定)然后记录每秒钟数据从2V到3V的次数,即可计算频率。
-
赞(12)
回复(0)
热门问答
- fpga设计的等精度频率计如何测出dds信号发生器产生的正弦信号的频率?
- 将正弦信号经ad转换后送入fpga板子,然后该怎么处理?
2011-08-24 15:01:16
298
4
- 基于FPGA的高精度DDS频率计的设计
- 课题要求是 基于FPGA设计输出100KHz到1MHz +/- 1KHz的正弦波频率, 1KHz步进,并用数模转换器差分电路等得到稳定的正弦波输出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通过数码管或LCD显示相关频率数据。 求各路大神指点迷津 有消息请... 课题要求是 基于FPGA设计输出100KHz到1MHz +/- 1KHz的正弦波频率, 1KHz步进,并用数模转换器差分电路等得到稳定的正弦波输出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通过数码管或LCD显示相关频率数据。 求各路大神指点迷津 有消息请联系我详谈 重谢! 展开
2015-04-22 13:25:59
298
1
- 求 基于FPGA的等精度频率计设计 毕业论文
- 采用等精度测频原理进行数字频率计设计,小车了对被测信号计数产生的误差,测量精度得以提升。本课题要求完成基于FPGA的等精度频率计的应用方案设计,并在DE2-70上进行验证。 参数要求: 测量信号为方波,频率范围:1HZ~9999Hz 测量误差<0.017% 采用液晶模... 采用等精度测频原理进行数字频率计设计,小车了对被测信号计数产生的误差,测量精度得以提升。本课题要求完成基于FPGA的等精度频率计的应用方案设计,并在DE2-70上进行验证。 参数要求: 测量信号为方波,频率范围:1HZ~9999Hz 测量误差<0.017% 采用液晶模块进行显示,显示刷下时间1~3秒可调 具有清零功能 各位大神可以发我QQ邮箱 395107842@qq.com 谢谢了!! 展开
2011-12-21 06:18:14
454
2
- 基于FPGA 的简易频率计设计
- 基于FPGA 的简易频率计设计 利用FFT模块(点数512)对信号进行频谱分析,用SignalTap 显示频谱 设计程序找出频率值。
2015-11-21 07:30:29
425
1
- 急求基于FPGA的频率计设计
- 要求:测量范围0.1HZ到50MHZ,测频精度万分之一,脉宽测试范围0.1s到1s,占空比精度1%到99%。(注:软件用的是quartus 2)。 各程序的作用介绍详细点(特别是上面几个要求的地方),我会加分的,当然能完成编译和仿真的,我会加的更多。可以百度附件发给我。Z... 要求:测量范围0.1HZ到50MHZ,测频精度万分之一,脉宽测试范围0.1s到1s,占空比精度1%到99%。(注:软件用的是quartus 2)。 各程序的作用介绍详细点(特别是上面几个要求的地方),我会加分的,当然能完成编译和仿真的,我会加的更多。可以百度附件发给我。Z后,谢谢。 展开
2013-12-09 05:14:34
351
2
- 基于fpga的信号发生器设计怎么做
2018-11-22 01:25:10
349
0
- 等精度频率计
- 小女子在做毕业设计,谁能帮我设计基于CPLD的等精度频率计的原理图,谢谢!紧急!!!
2009-03-31 21:01:34
310
1
- 求助请教基于FPGA的verilog正弦信号发生器设计
- 附带程序,Z好有注解... 附带程序,Z好有注解 展开
2012-05-03 15:02:14
363
1
- 用等精度频率计原理,设计一个以单片机为核心的等精度数字频率计。
- 要求画出完整电路原理图(包括输入通道、键盘、显示器等),并编制该数字频率计的监控程序,要求仪器达到的主要技术指标如下: 功能:频率测量、周期测量、时间间隔测量; 被测信号频率范围:10HZ~30MHZ; 全频范围内频率测量和周期测量的精度:<10的负4次... 要求画出完整电路原理图(包括输入通道、键盘、显示器等),并编制该数字频率计的监控程序,要求仪器达到的主要技术指标如下: 功能:频率测量、周期测量、时间间隔测量; 被测信号频率范围:10HZ~30MHZ; 全频范围内频率测量和周期测量的精度:<10的负4次方(不考虑触发误差的影响); 灵敏度:100mV; 闸门时间:0.1s、1s。 这是我们的作业,请高手指点一二。不要随便复制哦,看清楚题目。谢谢。 展开
2010-07-06 13:10:18
386
1
- 谁会做基于FPGA的DDS调频信号发生器的VHDL程序
2011-04-11 02:53:50
334
1
- C8051F020和FPGA,等精度频率计,FPGA通过SPI把八位数据发到单片机,要怎么
- C8051F020和FPGA,等精度频率计,FPGA通过SPI把八位数据发到单片机,要怎么编程,是在FPGA这边编还是单片机这边编,还是两边都要?要求是硬的SPI,不是软SPI
2016-07-06 14:04:54
321
1
- 基于DDS的多路信号相位差可调的信号发生器的设计
- 这是我毕业设计的题目哪位高手帮忙提供一些资料急需!!!!... 这是我 毕业设计的题目 哪位高手帮忙提供一些资料 急需!!!! 展开
2010-05-02 18:24:35
255
2
- 做个DDS信号发生器用altera公司的什么FPGA芯片?为什么?谢谢
2012-05-13 01:17:58
334
2
- multisim信号发生器输入的频率和示波器测出频率不一样
- 示波器频率f=1/(1ms/div*10div)=100HZ,而信号发生器我设置的是500HZ。哪里错了,求大神速解... 示波器频率f=1/(1ms/div*10div)=100HZ,而信号发生器我设置的是500HZ。哪里错了,求大神速解 展开
2014-04-25 00:11:06
679
1
- DDS(信号发生器)
- 方案一:采用芯片AD9850方案二:采用FPGA的方法来实现该电路所包含的模块:输入,显示,D/A转换,LPF.参数:1,分辨率2,频率范围20-1KHz(步进可调)3,幅度(步进可调)求:相关资料和原... 方案一:采用芯片AD9850 方案二:采用FPGA的方法来实现 该电路所包含的模块:输入,显示,D/A转换,LPF. 参数:1,分辨率 2,频率范围20-1KHz(步进可调)3,幅度(步进可调) 求:相关资料和原理图........ 邮箱:fengyun1513@yahoo.com.cn 展开
2009-07-19 08:49:59
299
1
- DDS信号发生器
- DDS信号发生器DDS信号发生器,是干什么用,用在什么设备上,DDS信号发生器,编程什么意思... DDS信号发生器DDS信号发生器,是干什么用,用在什么设备上,DDS信号发生器,编程什么意思 展开
2016-06-14 00:05:31
213
1
- 正弦信号发生器如何设计
2018-11-23 21:08:53
327
0
- 【EDA课程设计】如何设计一个能测量方波信号的频率的频率计?
- 1、FPGAZ小系统设计; 2、VHDL设计。 测量的频率范围是0999999Hz。 结果用十进制数显示。 求设计报告!
2010-07-14 14:58:06
390
1
- FPGA中,正弦信号发生器的作用是什么?
2018-07-02 11:43:19
339
1
- 急!!!设计一个用等精度测频原理的频率计的verilog语言程序
- 考试的题目,大家会verilog语言的帮帮忙!!很急!! 设计一个用等精度测频原理的频率计。 1.频率测量测量范围1~99999; 2.用4位带小数点数码管显示其频率; 3.并且具有超量程、欠量程提示功能。
2010-06-28 00:13:25
358
1
参与评论
登录后参与评论