数字频率计的设计
-
二、数字频率计的设计 任务书 1、 简要说明: 根据频率计的测频原理,按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,实现测频的目的。 2、 任务和要求: 设计一个3位十进制数字显示的数字式频率计,其频率测量范围在1MHz内。... 二、数字频率计的设计 任务书 1、 简要说明: 根据频率计的测频原理,按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,实现测频的目的。 2、 任务和要求: 设计一个3位十进制数字显示的数字式频率计,其频率测量范围在1MHz内。量程分为10kHz、100kHz和1MHz三挡,即Z大读数分别为9.99 kHz、99.9 kHz和999 kHz。这里要求量程能够自动转换,具体要求如下: ① 当读数大于999时,频率计处于超量程状态,下一次测量时,量程自动增大1档; ② 当读数小于099时,频率计处于欠量程状态,下一次测量时,量程自动减小1档; ③ 当超过频率测量范围时,显示器溢出; ④ 采用记忆显示方式即计数过程中不显示数据,待计数过程结束后,显示测频结果,并将此显示结果保持到下次计数结束、显示时间不短于1s; ⑤ 小数点位置随量程变化自动移位; ⑥ 选做:增加测周期功能(量程为1ms、10ms、100ms三档,即Z大读书为9.99ms,99.9ms和999ms) 用MAX-PLUSII或能实现的程序或者QUARTUS实现,好了追加100分,C语言的不行啊!用verilog HDL语言写。尽量详细些,Z好是以报告或论文的形式。程序要有注释 展开
全部评论(3条)
热门问答
- 数字频率计的设计
- 二、数字频率计的设计 任务书 1、 简要说明: 根据频率计的测频原理,按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,实现测频的目的。 2、 任务和要求: 设计一个3位十进制数字显示的数字式频率计,其频率测量范围在1MHz内。... 二、数字频率计的设计 任务书 1、 简要说明: 根据频率计的测频原理,按照测频量程需要,选择合适的时基信号即闸门时间,对输入被测信号进行计数,实现测频的目的。 2、 任务和要求: 设计一个3位十进制数字显示的数字式频率计,其频率测量范围在1MHz内。量程分为10kHz、100kHz和1MHz三挡,即Z大读数分别为9.99 kHz、99.9 kHz和999 kHz。这里要求量程能够自动转换,具体要求如下: ① 当读数大于999时,频率计处于超量程状态,下一次测量时,量程自动增大1档; ② 当读数小于099时,频率计处于欠量程状态,下一次测量时,量程自动减小1档; ③ 当超过频率测量范围时,显示器溢出; ④ 采用记忆显示方式即计数过程中不显示数据,待计数过程结束后,显示测频结果,并将此显示结果保持到下次计数结束、显示时间不短于1s; ⑤ 小数点位置随量程变化自动移位; ⑥ 选做:增加测周期功能(量程为1ms、10ms、100ms三档,即Z大读书为9.99ms,99.9ms和999ms) 用MAX-PLUSII或能实现的程序或者QUARTUS实现,好了追加100分,C语言的不行啊!用verilog HDL语言写。尽量详细些,Z好是以报告或论文的形式。程序要有注释 展开
- 电子设计:数字频率计的设计
- 要求1HZ--10KHZ,测量方波,三角波,正弦波,幅值0.5-5V,电子设计,不用单片机,有没有那个好心人有multism的电路图啊,还有设计资料,资料可以发邮箱,1693099355@qq.com(回答的好一定给高分。)
- 简易数字频率计的设计
- 3.1被测信号波形:正弦波、三角波和矩形波。 3.2 测量频率范围:分三档: 1Hz~999Hz 0.01kHz~9.99kHz 0.1kHz~99.9kHz 3.3 测量周期范围:1ms~1s。 3.4 测量脉宽范围:1ms~1s。 3.5 测量精度:显示3位有效数字(要求分析1Hz、1kHz和999kHz的测量误差)。 3.6当... 3.1被测信号波形:正弦波、三角波和矩形波。 3.2 测量频率范围:分三档: 1Hz~999Hz 0.01kHz~9.99kHz 0.1kHz~99.9kHz 3.3 测量周期范围:1ms~1s。 3.4 测量脉宽范围:1ms~1s。 3.5 测量精度:显示3位有效数字(要求分析1Hz、1kHz和999kHz的测量误差)。 3.6当被测信号的频率超出测量范围时,报警. 4.扩展指标 要求测量频率值时,1Hz~99.9kHz的精度均为+1。 5.设计条件 5.1 电源条件:+5V。 型号 名称及功能 数量 NE555 定时器 1片 74151 8选1数据选择器 2片 74153 双4选1数据选择器 2片 7404 六反向器 1片 4518 十进制同步加/减计数器 2片 74132 四2输入与非门(有施密特触发器) 1片 74160 十进制同步计数器 3片 C392 数码管 3片 4017 十进制计数器/脉冲分配器 1片 4511 4线-七段所存译码器/驱动器 3片 TL084 1片 10K电位器 1片 电阻电容 拨盘开关 1个 门电路、阻容件、发光二极管和转换开关等原件自定。 求教高手! 展开
- Verilog 数字频率计设计
- 要求LED显示 频率为0到999HZ
- EDA设计:数字频率计
- 要求: 1.输入为矩形脉冲,频率范围0~99MHz; 2.用五位数码管显示;只显示Z后的结果,不要将计数过程显示出来; 3.单位为Hz和KHz两档,自动切换。
- 毕业设计数字频率计设计
- 求设计一个数字频率计
- 求设计一个数字频率计要求: 1) 频率测量范围:1HZ-10KHZ,10KHZ-100KHZ; 2)测量时间:T≤1.5S; 3)被测信号幅度:0.5V; 4) 具有四位十进制数字显示功能。
- 谁有pic单片机的数字频率计设计?
- 求助,8位十进制数字频率计的设计
- 高分求简易数字频率计设计
- 要求设计一个简易的数字频率计,其信号是给定的比较稳定的脉冲信号。 设计内容: 1、测量信号:方波 、正弦波、三角波; 2、测量频率范围: 1Hz~9999Hz; 3、显示方式:4位十进制数显示; 4、时基电路由 由555构成的多谐振荡器产生(当标准时间... 要求设计一个简易的数字频率计,其信号是给定的比较稳定的脉冲信号。 设计内容: 1、测量信号:方波 、正弦波、三角波; 2、测量频率范围: 1Hz~9999Hz; 3、显示方式:4位十进制数显示; 4、时基电路由 由555构成的多谐振荡器产生(当标准时间的精度要求较高时,应通过晶体振荡器分频获得); 5、当被测信号的频率超出测量范围时,报警。 设计报告书写格式: 1、选题介绍和设计系统实现的功能; 2、系统设计结构框图及原理; 3、采用芯片简介; 4、设计的完整电路以及仿真结果; 5、Protel绘制的电路原理图; 6、制作的PCB; 7、课程设计过程心得体会(负责了哪些内容、学到了什么、遇到的难题及解决方法等)。 电子课程设计过程: 系统设计→在Multisim2001下仿真→应用Protel 99SE绘制电路原理图→制作PCB→撰写设计报告 仿真软件: Multisim 2001,Protel 99SE。 展开
- 简易数字频率计 verilog语言设计
- 要求:1、设计一个数字频率计,闸门时间为1秒,Z高可测频率为100Mhz. 2、频率由8位数码管显示输出。
- 数字频率计设计(请附上电路图)
- 要求: (1 )频率为10HZ--1MHZ (2 )输入周期信号幅值不小于200mV的Vpp ( 3)测量显示精度高于10的-5次 (4) 采用外部5V直流电源供 可以用51单片机设计,也可以不用,要是用51的话,程序不要汇编语言的 请发到603128508@qq.com 谢谢了 ... 要求: (1 )频率为10HZ--1MHZ (2 )输入周期信号幅值不小于200mV的Vpp ( 3)测量显示精度高于10的-5次 (4) 采用外部5V直流电源供 可以用51单片机设计,也可以不用,要是用51的话,程序不要汇编语言的 请发到603128508@qq.com 谢谢了 满意再加分 展开
- 基于单片机数字频率计设计汇编语言程序的设计思路
- 一、 设计目的 ——掌握数字量数据采集系统的设计方法。 二、技术指标 1.测量范围:0~200K 2.测量信号:方波 3.测量信号电压:3~5V 4.闸门时间:10mS、0.1S、1S 5.显示位数:6位 三、设计方案 根据技术要求,可确定出该数字频率计应由测量电路... 一、 设计目的 ——掌握数字量数据采集系统的设计方法。 二、技术指标 1.测量范围:0~200K 2.测量信号:方波 3.测量信号电压:3~5V 4.闸门时间:10mS、0.1S、1S 5.显示位数:6位 三、设计方案 根据技术要求,可确定出该数字频率计应由测量电路(包括量程标定电路和ADC)、单片机、键盘及显示电路几个组成部分,各部分采用的电路形式及主要器件确定如下: (1)单片机部分 选用89C51单片机作为主机,同时要设计89C51单片机的晶振电路和复位电路,具体电路略。 (2)测量电路部分 直接利用单片机内部的定时/计数器实现频率的测量。 (3)键盘、显示部分 本机需配置具有3个按键的键盘和6位数字LED的显示器。具体电路参见实验箱电路图4、5。 测量频率范围:1-1000HZ 闸门时间1S,单位(HZ) 1K-10K 闸门时间0.1S (计数值×10),单位(KHZ) 10k-200k 闸门时间10mS(计数值×100)单位(KHZ) 用按键选择测量范围。 图4 显示器电路连接图 图5 键盘电路连接图 图6 等精度测量数字频率计电路图 展开
- 跪求:《数字频率计的设计》 原理,方框图,电路图!
- 要求:数字频率计是用来测量正弦信号,矩形信号,等破型工作频率的仪器,其测量结果直接用十进制数字显示,要求用中小规模集成芯片设计制作一个具有以下功能的数字频率测量仪。1、测量的频率范围为1HZ---10KHZ2、数码管显示测的数据3、具有自校和测量两种功能... 要求:数字频率计是用来测量正弦信号,矩形信号,等破型工作频率的仪器,其测量结果直接用十进制数字显示,要求用中小规模集成芯片设计制作一个具有以下功能的数字频率测量仪。1、测量的频率范围为1HZ---10KHZ2、数码管显示测的数据3、具有自校和测量两种功能,可用仪器内部的标准脉冲校准测量精度。谢谢! 展开
- 跪求:《数字频率计的设计》 原理,方框图,电路图!
- 要求: 数字频率计是用来测量正弦信号,矩形信号,等破型工作频率的仪器,其测量结果直接用十进制数字显示,要求用中小规模集成芯片设计制作一个具有以下功能的数字频率测量仪。 1、测量的频率范围为1HZ---10KHZ 2、数码管显示测的数据 3、具有自校和测... 要求: 数字频率计是用来测量正弦信号,矩形信号,等破型工作频率的仪器,其测量结果直接用十进制数字显示,要求用中小规模集成芯片设计制作一个具有以下功能的数字频率测量仪。 1、测量的频率范围为1HZ---10KHZ 2、数码管显示测的数据 3、具有自校和测量两种功能,可用仪器内部的标准脉冲校准测量精度。 谢谢! 展开
- 数电课程设计,简易数字频率计设计
- 数电课程设计,简易数字频率计设计图片是老师给的提示,
- 数字频率计设计 使用EDA实验箱
- 设计一个数字显示的数字频率计,测量范围为1Hz~10MHz。测量原理为,在确定的闸门时间Tw内,记录被测信号的变化周期数Nx,则被测信号频率为:fx=Nx/Tw。使用实验箱的时钟信号或信号发生器产生被测信号,用示波器观察被测信号,用四位数码管按科学记数法显示测... 设计一个数字显示的数字频率计,测量范围为1Hz~10MHz。测量原理为,在确定的闸门时间Tw内,记录被测信号的变化周期数Nx,则被测信号频率为:fx=Nx/Tw。使用实验箱的时钟信号或信号发生器产生被测信号,用示波器观察被测信号,用四位数码管按科学记数法显示测试结果,三位数码管显示数值,一位数码管显示10的幂次。 展开
- 基于vhdl语言的8位数字频率计的设计
- 论文要求:测量从1Hz到9999的信号频率,并将被测信 的频率在数码管上显示出来,采用文本和图形混合设计的方法! 请高人指点一下!我实在是不懂,Z好能给我发一份设计,邮箱是945876736@qq.com!万分感谢!!!!
- 基于FPGA数字频率计相位差测量电路的设计
- 1、 题目内容 本设计采用单片机和现场可编程门阵列(FPGA)作为数字相位差计的核心部分。考虑到FPGA具有集成度高,I/O资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,本设计拟用FPGA和单片机相结合,构成整个书记的测... 1、 题目内容 本设计采用单片机和现场可编程门阵列(FPGA)作为数字相位差计的核心部分。考虑到FPGA具有集成度高,I/O资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,本设计拟用FPGA和单片机相结合,构成整个书记的测控主体。其中,FPGA主要负责采集两个待测信号相位差所对应的时间差,而单片机则负责读取FPGA采集到的数据,并根据这些数据计算待测信号的相位差,同时显示出待测信号相位差。整个系统发挥了FPGA各自的优势,具有高速而可靠的测控能力,具有比较强的数据处理能力,键盘输入及显示控制比较灵活,系统可扩展性能比较好,整个系统性价比比较好。 2、设计的要求 一、 基本要求 设计一个相位差测量电路 (1)频率范围:20Hz~100kHz。 (2)相位测量仪的输入阻抗≥100kΩ。 (3)相位测量误差≤2°。 (4)相位差数字显示:相位读数为0°~359.9°,分辨力为0.1°。 (5)允许两路输入方波信号峰-峰值可分别在2.5V~5V范围内变化。 二、 发挥部分 (1)能够测量频率。 (2)能够测量占空比。 (3)在保持相位测量仪测量误差和频率范围不变的条件下,扩展相位测量仪输入正弦电压峰-峰值至0.3V~5V范围。 (4)扩大测量波形范围。 由于本人大四上班了,没有时间做毕业设计,有的论文给小弟发一份,小弟不胜感激 邮箱:1071651353@qq.com 谢谢 可以后续加分的哦 展开
- 基于51单片机的数字频率计设计(proteus仿真)
- 要求:实现外部方波,三角波,正弦波,锯齿波等常用波形的频率测量 (硬件设计,软件设计)
参与评论
登录后参与评论